高通公司前首席执行官加入新公司:RISC-V芯片将创建低成本5G基站

今天,5G蜂窝初创企业EdgeQ宣布已为其顾问委员会前高通首席执行官Paul Jacobs和高通前首席技术官Matt Grob添加了两个新成员。

他们的任务是通过使用和扩展开放式硬件RISC-V设计,将5G蜂窝基站的总体拥有成本(TCO)降低一半。

传统上,无线访问网络(RAN)设备往往是封闭式设计,并且具有高度专有性,就像消费者的Wi-Fi和网络硬件一样,它们依赖于封闭式ASIC,以及供应商提供的驱动程序和固件。

这样的封闭式设计通常无法升级以适应新的协议和用例。

例如,通常必须完全更换为4G网络设计的无线电单元或分布式单元,以便为5G设备提供服务。

相反,供应商可以实施自己的OpenRAN解决方案,该解决方案通常在硬件上实现较少的功能,而在Linux等传统操作系统上运行的软件则实现更多的功能。

但是,这种O-RAN的正确实现需要非常深入的协议专业知识才能正确使用它,一旦完成,它通常会非常耗电且维护成本很高。

EdgeQ的方法是有效地划分传统的封闭芯片方法和昂贵的O-RAN之间的差异。

EdgeQ获得了RISC-VCPU参考设计的许可证,并添加了新的硬件指令,以加速4G和5G通信和信号处理所需的计算量大的矢量数学运算。

EdgeQ首席执行官Vinay Ravuri表示,该公司的创新方法将功耗从100W(使用基于Xeon的解决方案)降低到10W,并且几乎所有工作都在EdgeQSoC本身中完成。

在蜂窝塔的DU中,这意味着可以将用于硬件学习加速,计时器同步,FEC加速,前端和中端传输以及L1处理的单独硬件压缩到单个EdgeQSoC中,并可以降低其TCO减少了50%由于5G信号处理和通信所需的向量数学指令与机器学习任务所需的向量数学指令基本相同,因此EdgeQCPU中多余的处理能力可以分配给本地ML处理。

根据Ravuri的说法,蜂窝通信是一连串的工作,并且CPU大部分时间都处于空闲状态。

RISC-VCPU内核可以直接分区,一些可以分配给4G / 5G,一些可以分配给ML,或者可以根据服务质量(QoS)管理分配工作负载。

我们认为EdgeQ设计的最重要部分是灵活性。

通过为客户提供对他们的RISC ++-VSoC的真正C / C ++访问权限,EdgeQ不仅实现了创新,而且还实现了未来的适应性。

这样的系统可以在现场进行更新以适应将来的协议升级,而灵活性较差的系统则需要“叉车”操作,这意味着您可以举起旧系统,将其滑入新系统,然后再移动旧系统。

系统被传送回回收站。

EdgeQ不是这个通用现场硬盘驱动器供应商中唯一的公司,WesternDigital和Seagate已经开始在某些即将到来的硬件设计中实施RISC-V设计,并且出于类似的原因也一直在这样做。

我们希望看到RISC-V设计继续扩展到以前封闭的芯片空间,尤其是在消费者Wi-Fi世界中。

随着协议的更改,其更大的可编程性可以缓解电子垃圾的增长。